![]() |
FPGA系統(tǒng)設(shè)計初級班培訓(xùn)課程主要幫助學(xué)員盡快掌握 FPGA 的開發(fā)流程和設(shè)計方法,以工程實踐為例,循序漸進的學(xué)習(xí)FPGA的集成開發(fā)環(huán)境,開發(fā)流程以及硬件電路設(shè)計等知識。每次課程都配有相關(guān)實戰(zhàn)訓(xùn)練,每個實戰(zhàn)訓(xùn)練題目都可以在FPGA硬件平臺上進行下載驗證。通過實戰(zhàn),學(xué)員可以更好的理解消化課堂知識,工程實踐水平會得到迅速提高。 |
![]() |
培養(yǎng)學(xué)員迅速掌握和使用FPGA數(shù)字系統(tǒng)開發(fā)工具、開發(fā)流程,能夠獨立進行初步的FPGA系統(tǒng)設(shè)計。經(jīng)過培訓(xùn),學(xué)員可以掌握HDL語言的初步開發(fā)能力,并且解決FPGA產(chǎn)品開發(fā)過程中的常見問題,掌握基于FPGA的設(shè)計和調(diào)試方法。 |
![]() |
FPGA系統(tǒng)的軟件和硬件開發(fā)工程師;電子類專業(yè)的大學(xué)生和研究生;電子產(chǎn)品設(shè)計愛好者。 |
![]() |
學(xué)員學(xué)習(xí)本課程應(yīng)具備下列基礎(chǔ)知識: |
![]() |
為了保證培訓(xùn)效果,增加互動環(huán)節(jié),我們堅持小班授課,每期報名人數(shù)限3到5人,多余人員安排到下一期進行。 |
![]() |
上課地點:【上海】:同濟大學(xué)(滬西)/新城金郡商務(wù)樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學(xué)成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(中和大道) 【沈陽分部】:沈陽理工大學(xué)/六宅臻品 【鄭州分部】:鄭州大學(xué)/錦華大廈 【石家莊分部】:河北科技大學(xué)/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:云峰大廈 近開課時間(周末班/連續(xù)班/晚班):FPGA初級和中級班開課時間:2025年8月18日..用心服務(wù)..........--即將開課--........................ |
![]() |
◆課時: 共5天,30學(xué)時 ◆外地學(xué)員:代理安排食宿(需提前預(yù)定) ☆注重質(zhì)量 ☆邊講邊練 ☆合格學(xué)員免費推薦工作 專注高端培訓(xùn)17年,曙海提供的課程得到本行業(yè)的廣泛認可,學(xué)員的能力 得到大家的認同,受到用人單位的廣泛贊譽。 ★實驗設(shè)備請點擊這兒查看★ |
![]() |
◆團體報名優(yōu)惠措施:兩人95折優(yōu)惠,三人或三人以上9折優(yōu)惠 。注意:在讀學(xué)生憑學(xué)生證,即使一個人也優(yōu)惠500元。
同時報選《FPGA應(yīng)用設(shè)計高級班》,即享受優(yōu)惠! |
![]() |
1、培訓(xùn)過程中,如有部分內(nèi)容理解不透或消化不好,可免費在以后培訓(xùn)班中重聽; |
![]() |
◆【趙老師】 FPGA課程金牌講師,項目經(jīng)驗非常豐富,15年FPGA/DSP系統(tǒng)硬件開發(fā)工作經(jīng)驗。熟悉整個EDA設(shè)計流程,熟練使用Alter、Xinlinx,ModelSim開發(fā)工具,精通Verilog HDL語言和VHDL語言,精通Nios II EDS/SOPC、、IP核、PCI PLX 9054數(shù)據(jù)采集卡等開發(fā)。 ◆【陳老師】 |
![]() |
課程大綱(本教學(xué)方案有兩種語言版本,如果學(xué)員想學(xué)VHDL語言編程,我們可根據(jù)要求調(diào)整) |
第一階段 |
第一階段的課程主要幫助學(xué)員了解FPGA系統(tǒng)設(shè)計的基礎(chǔ)知識,掌握FPGA小系統(tǒng)硬件電路設(shè)計方法,學(xué)會操作QuartusII軟件來完成FPGA的設(shè)計和開發(fā)。 |
1.可編程邏輯設(shè)計技術(shù)簡介 |
1. 實戰(zhàn)一:在Altera的FPGA開發(fā)板上運行一個接口實驗程序-交通燈的設(shè)計實現(xiàn),如何控制Red,Green,Yellow燈在南北東西各個方向的交替運作。 |
第二階段 |
熟練掌握硬件描述語言(Verilog HDL)是FPGA工程師的基本要求。通過本節(jié)課程的學(xué)習(xí),學(xué)員可以了解目前流行的Verilog HDL語言的基本語法,掌握Verilog HDL語言中常用的基本語法。通過本節(jié)課程學(xué)習(xí),學(xué)員可以設(shè)計一些簡單的FPGA程序,掌握組合邏輯和時序邏輯電路的設(shè)計方法。通過實戰(zhàn)訓(xùn)練,學(xué)員可以對Verilog HDL語言有更深入的理解和認識。 |
1.Verilog
HDL語言簡介 |
1. 實戰(zhàn)訓(xùn)練二: |
第三階段 |
雖然利用第二階段課程學(xué)到的HDL基本語法可以完成大部分的FPGA功能,但相對復(fù)雜的FPGA系統(tǒng)設(shè)計中,如果能夠合理的應(yīng)用Verilog HDL的高級語法結(jié)構(gòu),可以達到事半功倍的效果。通過第三天課程的學(xué)習(xí),學(xué)員可以掌握任務(wù)(TASK),函數(shù)(FUNCTION)和有限狀態(tài)機(FSM)的設(shè)計方法,可以更好的掌握FPGA的設(shè)計技術(shù)。此外,本節(jié)課程還介紹了QuartusII軟件的兩個常用的高級工具-SignalTAP,可以提高FPGA設(shè)計和調(diào)試的效率。 |
1.
TASK和FUNCTION語句的應(yīng)用場合 |
1. 實戰(zhàn)訓(xùn)練五: |
第四階段 |
隨著FPGA芯片的性能和密度不斷提高, 基于FPGA的SOPC系統(tǒng)正在逐漸成熟并且在很多領(lǐng)域得到了應(yīng)用。第四階段課程主要給學(xué)員介紹Altera公司基于NIOSII軟核的SoPC系統(tǒng)設(shè)計流程和方法。通過硬件開發(fā)板上的SoPC系統(tǒng)設(shè)計實驗,學(xué)員能夠體會SoPC技術(shù)給系統(tǒng)設(shè)計帶來的靈活性。后通過FPGA綜合設(shè)計實驗,學(xué)員完成對四天學(xué)習(xí)內(nèi)容的回顧和總結(jié)。 |
1.
基于FPGA系統(tǒng)組成原理和典型方案 |
1. 實戰(zhàn)訓(xùn)練九: 訓(xùn)練課題:“NIOS+SOPC Builder+Quartus的聯(lián)合使用” 實驗要點: 1.1 SOPC調(diào)試方法 1.2 SOPC軟件開發(fā)流程 1.3 NIOS+SOPC Builder+Quartus的聯(lián)合開發(fā)實驗 2. 實戰(zhàn)訓(xùn)練十: 訓(xùn)練課題:“SOPC 軟核綜合設(shè)計實驗” 訓(xùn)練內(nèi)容: 針對一個綜合性實驗題目,學(xué)員獨立完成需求分析,結(jié)構(gòu)設(shè)計,代碼設(shè)計,仿真驗證和程序下載固化。 實驗要點: 2.1 復(fù)雜軟核的構(gòu)建 2.2 復(fù)雜軟核的Nios編程 2.3 軟核組織和裁剪 |
第五階段 |
3.實戰(zhàn)訓(xùn)練十四: 3.實戰(zhàn)訓(xùn)練十五: |
第六階段 |
知識詳解: 1.字符型液晶顯示原理 2.圖形液晶顯示原理 3.液晶顯示原理詳解 4.I2C協(xié)議原理與編程 |
1. 實戰(zhàn)訓(xùn)練十六: 訓(xùn)練課題:1602字符型液晶顯示實驗 訓(xùn)練內(nèi)容: 通過實驗充分理解字符型液晶的顯示原理,是怎樣通過代碼體現(xiàn)的,針對一個綜合性實驗題目,學(xué)員獨立完成需求分析,結(jié)構(gòu)設(shè)計,代碼設(shè)計,仿真。 2. 實戰(zhàn)訓(xùn)練十七: 訓(xùn)練課題:“128x64圖形液晶顯示實驗” 訓(xùn)練內(nèi)容: 通過實驗充分理解字圖形液晶的顯示原理,是怎樣通過代碼體現(xiàn)的針對一個綜合性實驗題目,學(xué)員獨立完成需求分析,結(jié)構(gòu)設(shè)計,代碼設(shè)計,仿真。 3. 實戰(zhàn)訓(xùn)練十八: 訓(xùn)練課題:“I2C讀寫EEPROM實驗” 訓(xùn)練內(nèi)容: 通過實驗充分理解I2C協(xié)議原理,用I2C協(xié)議實現(xiàn)對EEPROM的讀寫操作,演示是怎樣通過代碼體現(xiàn)的針對一個綜合性實驗題目,學(xué)員獨立完成需求分析,結(jié)構(gòu)設(shè)計,代碼設(shè)計,仿真。 |