第一階段 電路設(shè)計與ORCAD Pspice仿真 |
1)PSpice 軟件的安裝、破解、界面介紹
2)工作窗口參數(shù)設(shè)置、元件操作及快捷鍵的應(yīng)實驗非門放大電路,
3)
利用非門和觸發(fā)器設(shè)計聲控開關(guān)電路,
4)
各種仿真調(diào)試技巧詳解
|
第二階段 |
1.Allegro Cadence 軟件基礎(chǔ)知識
1)熟悉安裝 Cadence,軟件的工作界面 Cadencel的介紹及安裝;
2)
掌握Cadence軟件的界面和參數(shù)設(shè)計,
3)
創(chuàng)建設(shè)計文檔
4) OrCAD Capture CIS基本設(shè)計流程
OrCAD Capture CIS Basic Board Design
Flow
2 設(shè)計輸入 Design Entry
2.1 創(chuàng)建原理圖工程及設(shè)置工作環(huán)境
2.2 工程管理器簡介
2.3 創(chuàng)建元件庫及元件
2.4 創(chuàng)建非規(guī)則圖形元件
2.5 創(chuàng)建及使用分裂元件
2.6 使用電子數(shù)據(jù)表創(chuàng)建零件
2.7 添加元件庫及放置元件
2.7.1 放置普通元件
2.7.2 放置電源和地
2.8 在同一個頁面內(nèi)創(chuàng)建電氣互聯(lián)
2.8.1 使用wire
2.8.2 使用net alias
2.9 在不同頁面之間創(chuàng)建電氣互聯(lián)
2.10 使用總線創(chuàng)建連接
2.10.1 創(chuàng)建總線
2.10.2 命名總線
2.10.3 連接總線與信號線
2.11 編輯原理圖的基本操作
2.11.1 選擇元件
2.11.2 移動元件
2.11.3 旋轉(zhuǎn)元件
2.11.4 鏡像翻轉(zhuǎn)元件
2.11.5 修改元件屬性及放置文本
2.12 替換與更新元件
2.12.1 批量替換
2.12.2 批量更新
|
第三階段 |
3 從原理圖到PCB 工具使用
3.1 Introduction to Board Layout
3.2 Mainstream Board Design
3.3 Design Synchronization
3.4 Netlist Files
3.5 Export Physical
4 原理圖高級設(shè)計技巧
2.13 使用Edit Browse選項的技巧
2.13.1 使用Parts選項
2.13.2 使用Nets選項
2.14 在原理圖中搜索特定元素
2.14.1 搜索元件
2.14.2 查找網(wǎng)絡(luò)
2.15 原理圖頁相關(guān)操作技巧
2.16 添加Footprint屬性
2.16.1 單個添加
2.16.2 批量添加
2.17 生成Netlist
2.18 生成元件清單 |
第四階段 |
1)掌握原理圖的設(shè)計方法,
2)
元件庫的管理和編輯方法和技巧;
3)
深入原理圖設(shè)計系統(tǒng)。
4)視圖管理 ,
5)
元件庫的裝入 ,
6)
元件屬性的設(shè)置 ,
7)
畫圖工具 ,
8)
報表的生成 ,
9)層次原理圖 ,
10)
創(chuàng)建原理圖元件 ,
11) 電氣法則檢驗 |
第五階段 |
5 PCB設(shè)計準備:Allegro環(huán)境、規(guī)則設(shè)置、PCB布局布線
5.1 Allegro User Interface
5.2 Managing the Allegro Work
Environment
5.3 Padstack Designer
5.4 Component Symbols
5.5 Board Design Files
5.6 Importing Logic Information
into Allegro
5.7 Setting Design Constraints
5.8 Component Placement
5.9 Routing and Glossing
6 建立元件庫 PCB Librarian Expert
6.1 Design Processes and Library Models
6.2 Setting Up a Build Area
6.3 The Symbol View
6.4 The Chips View
6.5 The Part Table View
6.6 The Simulation View
6.7 Testing the Part
6.8 Creating a Split Part
6.9 Importing Text Files |
第六階段 |
PCB數(shù)據(jù)后處理:覆銅、生產(chǎn)加工數(shù)據(jù)輸出
7.1 Copper Areas and Positive
or Negative Planes
7.2 Preparing for Post Processing
7.3 Renaming Reference Designators
7.4 Backannotation
7.5 Creating Silkscreens
7.6 Creating Checkplots
7.7 Generating Artwork
7.8 The Aperture File
7.9 Film Control
7.10 Generating Gerber Files
7.11 Creating Fabrication Drawings
7.12 Generating an NC Drill
File
7.13 Creating the Parameters
File
7.14 Creating Assembly Drawings
|
第七階段 |
1.Cadence布局和布線
1)了解自動和手動布局和布線的規(guī)則;
2)
熟悉自動和手動布局和布線操作方法的理論講解部分。
2.Cadence板制作流程的基礎(chǔ)
了解公司設(shè)計的原理圖如何變成終生產(chǎn)的產(chǎn)品
3.PCB Layout 板制作流程實踐
1)導(dǎo)入網(wǎng)絡(luò)表、
2)
擺放元器件,
3)
布線--手工布線,自動布線
4)
鋪地、
5) DRC檢驗過程
6)輸出GERBER文件
4.Cadence高級應(yīng)用
1)掌握常用線路板設(shè)計快捷鍵和
2)
布線注意事項
3)高級 Layout指南多層印刷線路板設(shè)計介紹
|
第八階段 Allegro Cadence PCB設(shè)計 |
1.Cadence布局和布線
1)了解自動和手動布局和布線的規(guī)則;
2)
熟悉自動和手動布局和布線操作方法的理論講解部分。
2.Cadence板制作流程的基礎(chǔ)
了解公司設(shè)計的原理圖如何變成終生產(chǎn)的產(chǎn)品
3.PCB Layout 板制作流程實踐
1)導(dǎo)入網(wǎng)絡(luò)表、
2)
擺放元器件,
3)
布線--手工布線,自動布線
4)
鋪地、
5) DRC檢驗過程
6)輸出GERBER文件
4.Cadence高級應(yīng)用
1)掌握常用線路板設(shè)計快捷鍵和
2)
布線注意事項
3)高級 Layout指南多層印刷線路板設(shè)計介紹
|
第九階段 項目實戰(zhàn),一步步手把手教你完成一個完整的DSP6713開發(fā)板 |
DSP6713開發(fā)板設(shè)計主要內(nèi)容有:
1.DSP6713開發(fā)板功能方框圖培訓(xùn)。
2.元件庫建立管理
3.DSP6713開發(fā)板原理圖設(shè)計
4.DSP6713開發(fā)板PCB疊層結(jié)構(gòu)、阻抗控制介紹
5.DSP6713開發(fā)板PCB布局以及布線設(shè)計
6.DSP6713開發(fā)板EMC設(shè)計
7.出Gerber文件
8.DSP6713開發(fā)板PCB設(shè)計實例 |
參與企業(yè)級產(chǎn)品開發(fā), Layout設(shè)計總結(jié),畫一塊DSP6713的高速板。 |