中文一区二区_九九精品在线播放_久久国产精品免费视频_国内精品在线观看视频

曙海培訓(xùn)
上海:021-51875830 北京:010-51292078
西安:4008699035 南京:4008699035
成都:4008699035 武漢:027-50767718
廣州:4008699035 深圳:4008699035
沈陽:024-31298103 石家莊:4008699035☆
全國統(tǒng)一報(bào)名免費(fèi)電話:4008699035
首頁 課程表 報(bào)名 在線聊 講師 品牌 QQ聊 活動(dòng) 就業(yè)
嵌入式OS--4G手機(jī)操作系統(tǒng)
嵌入式硬件設(shè)計(jì)
Altium Designer Layout高速硬件設(shè)計(jì)
開發(fā)語言/數(shù)據(jù)庫/軟硬件測試
芯片設(shè)計(jì)/大規(guī)模集成電路VLSI
其他類
 
      Synopsys物理綜合設(shè)計(jì)方法學(xué)和設(shè)計(jì)工具培訓(xùn)班
   入學(xué)要求

        學(xué)員學(xué)習(xí)本課程應(yīng)具備下列基礎(chǔ)知識(shí):
        ◆ 電路系統(tǒng)的基本概念。

   班級(jí)規(guī)模及環(huán)境
       為了保證培訓(xùn)效果,增加互動(dòng)環(huán)節(jié),我們堅(jiān)持小班授課,每期報(bào)名人數(shù)限3到5人,多余人員安排到下一期進(jìn)行。
   上課時(shí)間和地點(diǎn)
上課地點(diǎn):【上海】:同濟(jì)大學(xué)(滬西)/新城金郡商務(wù)樓(11號(hào)線白銀路站) 【深圳分部】:電影大廈(地鐵一號(hào)線大劇院站)/深圳大學(xué)成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(hào)(中和大道) 【沈陽分部】:沈陽理工大學(xué)/六宅臻品 【鄭州分部】:鄭州大學(xué)/錦華大廈 【石家莊分部】:河北科技大學(xué)/瑞景大廈
近開課時(shí)間(周末班/連續(xù)班/晚班)
Synopsys培訓(xùn)班:2025年8月18日..用心服務(wù)..........--即將開課--........................
   學(xué)時(shí)
     ◆課時(shí): 共5天,30學(xué)時(shí)

        ◆外地學(xué)員:代理安排食宿(需提前預(yù)定)
        ☆注重質(zhì)量
        ☆邊講邊練

        ☆合格學(xué)員免費(fèi)推薦工作

        

        專注高端培訓(xùn)17年,曙海提供的課程得到本行業(yè)的廣泛認(rèn)可,學(xué)員的能力
        得到大家的認(rèn)同,受到用人單位的廣泛贊譽(yù)。

        ★實(shí)驗(yàn)設(shè)備請點(diǎn)擊這兒查看★
   新優(yōu)惠
       ◆團(tuán)體報(bào)名優(yōu)惠措施:兩人95折優(yōu)惠,三人或三人以上9折優(yōu)惠 。注意:在讀學(xué)生憑學(xué)生證,即使一個(gè)人也優(yōu)惠500元。
   質(zhì)量保障

        1、培訓(xùn)過程中,如有部分內(nèi)容理解不透或消化不好,可免費(fèi)在以后培訓(xùn)班中重聽;
        2、培訓(xùn)結(jié)束后,培訓(xùn)老師留給學(xué)員手機(jī)和Email,免費(fèi)提供半年的技術(shù)支持,充分保證培訓(xùn)后出效果;
        3、培訓(xùn)合格學(xué)員可享受免費(fèi)推薦就業(yè)機(jī)會(huì)。 。專注高端培訓(xùn)13年,曙海提供的證書得到本行業(yè)的廣泛認(rèn)可,學(xué)員的能力得到大家的認(rèn)同,受到用人單位的廣泛贊譽(yù)。

          Synopsys物理綜合設(shè)計(jì)方法學(xué)和設(shè)計(jì)工具培訓(xùn)班

  • 隨著國內(nèi)集成電路設(shè)計(jì)產(chǎn)業(yè)的發(fā)展,越來越多的本地設(shè)計(jì)公司開始采用目前國際上主流(Mainstream)的物理綜合的設(shè)計(jì)方法。隨著半導(dǎo)體工藝的發(fā)展和設(shè)計(jì)復(fù)雜度的提升,設(shè)計(jì)方法也不得不隨之改變。在面對(duì)0.18微米及以下工藝,100MHz以上主頻的設(shè)計(jì)時(shí),若仍采用傳統(tǒng)的綜合和布局布線分別考慮,利用線負(fù)載模型(Wire-load Model)估計(jì)連線延遲的設(shè)計(jì)方法,前后端的迭代次數(shù)明顯增加,甚至引起設(shè)計(jì)的不收斂,造成設(shè)計(jì)周期的延誤,或設(shè)計(jì)性能的下降。Synopsys自2000年起推出Physical Compiler,并結(jié)合其他一系列工具,從設(shè)計(jì)方法學(xué)著手解決時(shí)序收斂的問題。目前,Physical Compiler是全球基于0.18微米工藝,100MHz以上頻率的主流設(shè)計(jì)所采用的主要設(shè)計(jì)工具。

    ??為了讓更多的本地設(shè)計(jì)工程師熟悉物理綜合工具及其設(shè)計(jì)方法學(xué),特開設(shè)本課程。
    課程內(nèi)容如下:

    課程內(nèi)容如下:
    一、基于物理綜合的芯片實(shí)現(xiàn)方案介紹(上)
    二、基于物理綜合的芯片實(shí)現(xiàn)方案介紹(下)
    三、新版物理綜合工具Physical Compiler介紹與使用技巧
    四、基于Physical Compiler的設(shè)計(jì)流程演示