中文一区二区_九九精品在线播放_久久国产精品免费视频_国内精品在线观看视频

  集成電路設計中心 企業 曙海集團嵌入式 就業培訓基地長期班 就業培訓基地長期班

客戶常見疑問解答 手機閱讀模式
嵌入式培訓
嵌入式Linux就業班馬上開課了 詳情點擊這兒

免費報名電話薪水倍增計劃
上 海:021--51875830
北 京:010--51292078
深 圳:4008699035
西 安:029--86699670
石家莊:4008699035

南 京:4008699035
廣 州:4008699035
武 漢:027--50767718
成 都:4008699035
免費報名電話
全英文授課課程(Training in English)
   
  首 頁  培訓新動態  課程介紹   培訓報名  企業培訓  付款方式   講師介紹   學員評價  關于我們  聯系我們  承接項目 開.發.板 商 城
嵌入式協處理器--FPGA
FPGA項目實戰系列課程----
嵌入式OS--4G手機操作系統
嵌入式協處理器--DSP
手機/網絡/動漫游戲開發
嵌入式OS-Linux
嵌入式CPU--ARM
嵌入式OS--WinCE
單片機培訓
嵌入式硬件設計
Altium Designer Layout高速硬件設計
嵌入式OS--VxWorks
PowerPC嵌入式系統/編譯器優化
PLC編程/變頻器/數控/人機界面 
開發語言/數據庫/軟硬件測試
3G手機軟件測試、硬件測試
芯片設計/大規模集成電路VLSI
云計算、物聯網
開源操作系統Tiny OS開發
小型機系統管理
其他類
WEB在線客服
南京WEB在線客服
武漢WEB在線客服
西安WEB在線客服
廣州WEB在線客服
點擊這里給我發消息  
QQ客服一
點擊這里給我發消息  
QQ客服二
點擊這里給我發消息
QQ客服三
公益培訓通知與資料下載
企業招聘與人才推薦(免費)

合作企業新人才需求公告

◆招人、應聘、人才合作,
請把需求發到officeoffice@126.com或
訪問曙海旗下網站---
電子人才網
www.morning-sea.com.cn
合作伙伴與授權機構
現代化的多媒體教室
曙海招聘啟示
 
  RTL Synthesis(Design Synthesis)培訓
   班級規模及環境--熱線:4008699035 手機:15921673576/13918613812( 微信同號)
       堅持小班授課,為保證培訓效果,增加互動環節,每期人數限3到5人。
現場面授
   上課時間和地點
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈
近開課時間(周末班/連續班/晚班)
RTL Synthesis(Design Synthesis)培訓:2025年12月15日..以質量求發展....合作共贏....實用實戰....用心服務..........--即將開課--........................(歡迎您垂詢,視教育質量為生命!)
   實驗設備
     ☆資深工程師授課

        
        ☆注重質量
        ☆邊講邊練

        ☆合格學員免費推薦工作

        

        專注高端培訓17年,曙海提供的課程得到本行業的廣泛認可,學員的能力
        得到大家的認同,受到用人單位的廣泛贊譽。

        ★實驗設備請點擊這兒查看★
   新優惠
       ◆在讀學生憑學生證,可優惠500元。

        本課程實戰演練使用Synopsys公司的DC,PT等工具,
和Cadence公司的Encounter,Virtuoso等工具,多工具聯合從頭至尾強化練習整個芯片的生成過程,強調實戰,實戰,還是實戰!

        免費、無保留贈送,教學過程中使用的Synopsys公司和Cadence公司的全套工具和安裝方法,而且還贈送已經在VMware Linux下安裝好的Synopsys公司和Cadence公司的全套工具(這套工具非常珍貴,費了老師很多心血才全部安裝好),讓您隨時隨地,打開電腦就能進行芯片的設計和練習!

IC工具虛擬機
   質量保障

        1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
        2、課程完成后,授課老師留給學員手機和Email,保障培訓效果,免費提供半年的技術支持。
        3、培訓合格學員可享受免費推薦就業機會。

  RTL Synthesis(Design Synthesis)培訓
培訓方式以講課和實驗穿插進行

課程描述:

第一階段 Design Compiler 1

Overview
This course covers the ASIC synthesis flow using Design Compiler Topographical / Graphical -- from reading in an RTL design (Verilog, SystemVerilog and VHDL) to generating a final gate-level netlist. You will learn how to read in your design file(s), specify your libraries and physical data, constrain a complex design for timing and floorplan, apply synthesis techniques using Ultra, compile to achieve timing closure and an acceptable congestion, analyze the synthesis results for timing and congestion, and generate output data that works with downstream layout tools.

You will verify the logic equivalence of synthesis transformations (such as Datapath optimizations and Register Retiming) to that of an RTL design using Formality. The course includes labs to reinforce and practice key topics discussed in lecture. All the covered commands and flows are printed separately in a 5-page Job Aid, which you can refer to back at work.

Objectives
At the end of this workshop the student should be able to:
  • Create a setup file to specify the libraries and physical data
  • Read in a hierarchical design
  • Constrain a complex design for timing, taking into account different environmental attributes such as output loading, input drive strength, process, voltage and temperature variations, as well as post-layout effects such as clock skew
  • Constrain multiple (generated) clocks considering Signal integrity analysis
  • Execute the recommended synthesis techniques to achieve timing closure
  • Analyze and Improve global route congestion
  • Perform test-ready synthesis
  • Verify the logic equivalence of a synthesized netlist compared to an RTL design
  • Write DC-Tcl scripts to constrain designs, and run synthesis
  • Generate and interpret timing, constraint, and other debugging reports
  • Understand the effect that RTL coding style can have on synthesis results
  • Generate output data (netlist, constraints, scan-def) that works with downstream physical design or layout tools

Course Outline

Unit 1
  • Introduction to Synthesis
  • Design and Technology Data
  • Design and Library Objects
  • Timing Constraints

Unit 2
  • Environmental Attributes
  • Synthesis Optimization Techniques
  • Timing Analysis

Unit 3
  • Additional Constraint Options
  • Multiple Clocks and Timing Exceptions
  • Congestion Analysis and Optimization
  • Post-Synthesis Output Data
  • Conclusion



第二階段 Design Compiler 2: Low Power

Overview
At the end of this one day, seminar based, workshop you will understand how to apply both traditional and UPF based power optimization techniques during RTL synthesis and scan insertion:

For single voltage designs, you will learn how to apply the 2 traditional power optimization techniques of clock gating and leakage power recovery, optimizing for dynamic power and leakage power respectively.

For multi-voltage or multi-supply designs, you will learn how to apply the IEEE 1801 UPF flow that uses a power intent specification which is applied to RTL designs. You will understand how to synthesize RTL designs for the required power intent and power-optimization requirements using top-down vs. hierarchical UPF methodologies. You will also learn how to insert scan chains to the synthesized netlist ensure that the gate level design does not have any multi-voltage violations, before writing out design data for Place and Route.

Objectives

At the end of this workshop the student should be able to:

  • Apply clock gating to a design at the RTL and gate level
  • Perform multi-stage, hierarchical, and power driven clock gating
  • Perform leakage optimization using multi Vt libraries
  • Restrict the usage of leaky cells
  • Specify power intent using UPF
  • Demonstrate flexible isolation strategy in UPF 2.0
  • Check for UPF readiness of library, reporting PG pins
  • State the purpose of SCMR attribute in library
  • Recognize tradeoff when using dual vs. single rail special cells
  • Correctly specify PVT requirements
  • State how the 6 special cells are synthesized
  • Describe supply net aware Always on Synthesis
  • Apply 2 key debugging commands in a UPF flow
  • Control voltage, power domain mixing when inserting scan chains
  • Allow/prevent the reuse of level shifters and isolation cells between scan and functional paths
  • Minimize toggle in functional logic during scan shifting
  • Validate SCANDEF information for place and route

Course Outline

  • Clock Gating
  • Leakage Power Optimization
  • Power Intent using IEEE 1801 UPF
  • Library Requirements
  • Synthesis with UPF
  • Power Aware DFT



第三階段 DFT Compiler

Overview
In this workshop you will learn to use DFT Compiler to perform RTL and gate-level DFT rule checks, fix DFT DRC rule violations, and to insert scan using top-down and bottom-up flows. The workshop explores essential techniques to support large, multi-million gate SOC designs including the bottom-up scan insertion flow in the logical (Design Compiler) domain. Techniques learned include: performing scan insertion in a top-down flow; meeting scan requirements for number of scan chains, maximum chain length and reusing functional pins for scan testing, inserting an On-Chip Clocking (OCC) controller for At-Speed testing using internal clocks; and using Adaptive Scan (DFTMAX) to insert additional DFT hardware to reduce the test time and the test data volume required for a given fault coverage.

Objectives
At the end of this workshop the student should be able to:
  • Create a test protocol for a design and customize the initialization sequence, if needed, to prepare for DFT DRC checks
  • Perform DFT DRC checks at the RTL, pre-DFT, and post-DFT stages
  • Recognize common design constructs that cause typical DFT violations
  • Automatically correct certain DFT violations at the gate level using AutoFix
  • Implement top-down scan insertion flow achieving well-balanced scan chains
  • Write a script to perform all the steps in the DFT flow, including exporting all the required files for ATPG and Place & Route
  • Develop a bottom-up scan insertion script for full gate-level designs to use Test Models at the top-level to improve capacity and runtime
  • Insert an On-Chip Clocking (OCC) controller to use for At-Speed testing with internal clocks
  • Modify a scan insertion script to include DFT-MAX Adaptive Scan compression

Course Outline

Unit 1
  • Introduction to Scan Testing
  • DFT Compiler Flows and Setup
  • Test Protocol
  • DFT Design Rule Checks

Unit 2
  • DFT DRC GUI Debug
  • DRC Fixing
  • Top-Down Scan Insertion
  • Exporting Files

Unit 3
  • High Capacity DFT Flows
  • On-Chip Clocking (OCC)
  • Multi-Mode DFT
  • DFT MAX

曙海教育實驗設備
fpga培訓實驗板
fpga培訓實驗
fpga圖像處理
曙海培訓實驗設備
fpga培訓班
 
本課程部分實驗室實景
曙海實驗室
實驗室
曙海培訓
曙海培訓優勢
 
版權所有:上海曙海信息網絡科技有限公司 copyright 2000-2015
 
上海總部培訓基地

地址:上海市云屏路1399號26#新城金郡商務樓310。
(地鐵11號線白銀路站2號出口旁,云屏路和白銀路交叉口)
郵編:201821
熱線:021-51875830 32300767
傳真:021-32300767
業務手機:15921673576/13918613812
E-mail:officeoffice@126.com
客服QQ: shuhaipeixun
北京培訓基地

地址:北京市昌平區沙河南街11號312室
(地鐵昌平線沙河站B出口) 郵編:102200 行走路線:請點擊這查看
熱線:010-51292078
傳真:010-51292078
業務手機:15701686205
E-mail:officeoffice@126.com
客服QQ:1243285887
深圳培訓基地

地址:深圳市環觀中路28號82#201室

熱線:4008699035
傳真:4008699035
業務手機:4008699035

郵編:518001
信箱:qianru2@51qianru.cn
客服QQ:2472106501
南京培訓基地

地址:江蘇省南京市棲霞區和燕路251號金港大廈B座2201室
(地鐵一號線邁皋橋站1號出口旁,近南京火車站)
熱線:4008699035
傳真:4008699035
郵編:210046
信箱:qianru3@51qianru.cn
客服QQ:1325341129
 
成都培訓基地

地址:四川省成都市高新區中和大道一段99號領館區1號1-3-2903 郵編:610031
熱線:4008699035
免費電話:4008699035
業務手機:13540421960
客服QQ:1325341129 E-mail:qianru4@51qianru.cn
武漢培訓基地

地址:湖北省武漢市江岸區漢江北路34號 九運大廈401室 郵編:430022
熱線:4008699035

客服微信:shuhaipeixun
E-mail:qianru5@51qianru.cn
廣州培訓基地

地址:廣州市越秀區環市東路486號廣糧大廈1202室

熱線:4008699035
傳真:4008699035

郵編:510075
信箱:qianru6@51qianru.cn
西安培訓基地

地址:西安市雁塔區高新二路12號協同大廈901室

熱線:4008699035
業務手機:18392016509
傳真:4008699035
郵編:710054
信箱:qianru7@51qianru.cn
 
沈陽培訓基地

地址:遼寧省沈陽市東陵渾南新區沈營路六宅臻品29-11-9 郵編:110179
熱線:4008699035
E-mail:qianru8@51qianru.cn
鄭州培訓基地

地址:鄭州市高新區雪松路錦華大廈401

熱線:4008699035

郵編:450001
信箱:qianru9@51qianru.cn

石家莊培訓基地

地址:石家莊市高新區中山東路618號瑞景大廈1#802

熱線:4008699035
業務手機:13933071028
傳真:4008699035
郵編:050200
信箱:qianru10@51qianru.cn

 

雙休日、節假日及晚上可致電值班電話:4008699035 值班手機:15921673576/13918613812 或加qq:1299983702和微信:shuhaipeixun


備案號:滬ICP備08026168號

.(2014年7月11).....直播、現場培訓........................................................

友情鏈接:Cadence培訓 ICEPAK培訓 EMC培訓 電磁兼容培訓 sas容培訓 羅克韋爾PLC培訓 歐姆龍PLC培訓 PLC培訓 三菱PLC培訓 西門子PLC培訓 dcs培訓 橫河dcs培訓 艾默生培訓 robot CAD培訓 eplan培訓 dcs培訓 電路板設計培訓 浙大dcs培訓 PCB設計培訓 adams培訓 fluent培訓系列課程 培訓機構課程短期培訓系列課程培訓機構 長期課程列表實踐課程高級課程學校培訓機構周末班培訓 南京 短期培訓系列課程培訓機構 長期課程列表實踐課程高級課程學校培訓機構周末班 曙海 教育 企業 培訓課程 系列班 長期課程列表實踐課程高級課程學校培訓機構周末班 短期培訓系列課程培訓機構 曙海教育企業培訓課程 系列班 軟件無線電培訓 FPGA電機控制培訓 Xilinx培訓 Simulink培訓 DSP培訓班 Ansys培訓 LUA培訓 單片機培訓班 PCB設計課程 PCB培訓 電源培訓 電路培訓 PLC課程 變頻器課程 Windows培訓



1申請友情鏈接 >>
 
在線客服
中文一区二区_九九精品在线播放_久久国产精品免费视频_国内精品在线观看视频

            国产精品主播直播| 亚洲综合色视频| 91国偷自产一区二区三区观看| 亚洲一区二区不卡免费| 337p粉嫩大胆色噜噜噜噜亚洲| 成人高清免费在线播放| 日日噜噜夜夜狠狠视频欧美人| 久久久久久久久99精品| 欧美丝袜丝交足nylons| 国产黑丝在线一区二区三区| 午夜视频一区二区三区| 亚洲欧洲在线观看av| 欧美一区二区播放| 91女厕偷拍女厕偷拍高清| 免费高清在线视频一区·| 中文字幕亚洲一区二区va在线| 日韩一区二区免费视频| 色婷婷综合视频在线观看| 激情综合五月天| 亚洲福利一区二区| 国产精品视频九色porn| 欧美成人r级一区二区三区| 91麻豆国产香蕉久久精品| 国产精品一区二区在线观看不卡| 天使萌一区二区三区免费观看| 综合久久综合久久| 久久久99精品免费观看| 日韩欧美久久一区| 欧美三级一区二区| 色国产综合视频| www.视频一区| 国产超碰在线一区| 国产一区不卡在线| 美女尤物国产一区| 日本在线播放一区二区三区| 亚洲电影一级片| 一区二区三区四区在线播放| 国产精品伦理在线| 国产精品欧美久久久久一区二区| 精品成人a区在线观看| 欧美一级专区免费大片| 7777精品伊人久久久大香线蕉经典版下载 | 欧美一级专区免费大片| 欧美午夜影院一区| 91九色最新地址| 91视频精品在这里| 91婷婷韩国欧美一区二区| 成人精品一区二区三区中文字幕| 国产精品亚洲专一区二区三区| 精品午夜一区二区三区在线观看| 日本视频在线一区| 青青草成人在线观看| 首页综合国产亚洲丝袜| 首页亚洲欧美制服丝腿| 日本成人中文字幕| 蜜桃在线一区二区三区| 另类欧美日韩国产在线| 久久爱www久久做| 国产精品中文有码| 国产成人亚洲综合a∨猫咪| 国产成人精品三级麻豆| 国产成人日日夜夜| 成人丝袜18视频在线观看| 99视频精品免费视频| 波多野结衣亚洲一区| 91影视在线播放| 欧美性高清videossexo| 777久久久精品| 久久亚洲影视婷婷| 国产精品二三区| 亚洲国产日韩综合久久精品| 丝瓜av网站精品一区二区| 久久不见久久见免费视频1| 国产乱子伦一区二区三区国色天香| 国产精品系列在线播放| 99re66热这里只有精品3直播| 在线观看91视频| 日韩精品一区二区三区中文精品| 久久综合中文字幕| 中文一区一区三区高中清不卡| 亚洲欧洲性图库| 视频在线观看91| 国产黄人亚洲片| 在线观看亚洲精品视频| 日韩欧美一级二级三级久久久| 久久久蜜臀国产一区二区| 亚洲欧洲成人精品av97| 午夜不卡av在线| 国产综合久久久久久鬼色| 99久久免费精品高清特色大片| 欧美日韩高清在线播放| 久久久99免费| 亚洲成人先锋电影| 国内精品写真在线观看| 91视频观看免费| 91精品国模一区二区三区| 国产精品色哟哟| 免费日韩伦理电影| 99国产欧美另类久久久精品| 欧美大片在线观看一区二区| 亚洲欧美在线高清| 久久精品国产久精国产| 色狠狠一区二区| 久久精品人人做人人爽人人| 亚洲国产成人91porn| 国产99一区视频免费| 欧美一区二区视频免费观看| 亚洲三级免费观看| 久久国产精品色婷婷| 欧美性极品少妇| 国产精品国产三级国产普通话三级| 日本中文在线一区| 91久久精品一区二区三| 久久久久久黄色| 男女男精品网站| 欧美日韩国产天堂| 亚洲日本一区二区三区| 国内不卡的二区三区中文字幕 | 91久久一区二区| 欧美激情资源网| 激情文学综合丁香| 91精品国产全国免费观看| 一区二区三区产品免费精品久久75| 国产成人99久久亚洲综合精品| 欧美一区二区三区免费视频| 亚洲一本大道在线| 99久久久精品| 国产精品妹子av| 国产精品66部| 国产亚洲精品资源在线26u| 免费看黄色91| 91精品国产综合久久精品| 一区二区高清在线| 色偷偷成人一区二区三区91 | 粉嫩嫩av羞羞动漫久久久 | 99久久综合精品| 国产欧美视频一区二区三区| 国内精品视频一区二区三区八戒| 日韩一级片网址| 奇米影视一区二区三区小说| 欧美日韩免费电影| 亚洲成人av一区| 欧美精品自拍偷拍动漫精品| 亚洲图片欧美色图| 欧美日韩久久久久久| 亚洲综合久久久久| 欧美日韩中文字幕精品| 亚洲成人综合在线| 91精品国产高清一区二区三区蜜臀 | 欧美精品日日鲁夜夜添| 亚洲国产精品嫩草影院| 欧美日韩国产综合久久 | 亚洲色图视频网| 91亚洲午夜精品久久久久久| 亚洲免费三区一区二区| 91搞黄在线观看| 亚洲成人免费观看| 日韩视频在线你懂得| 韩国v欧美v亚洲v日本v| 久久久久久久久岛国免费| 成人动漫视频在线| 一区二区三区国产精华| 欧美精品一二三区| 经典三级视频一区| 国产精品人妖ts系列视频| 色综合av在线| 三级精品在线观看| 久久影院午夜论| 99精品偷自拍| 日本视频一区二区| 中国av一区二区三区| 日本道色综合久久| 久久国产综合精品| 国产精品不卡在线| 欧美日韩一区中文字幕| 韩日av一区二区| 亚洲色图制服诱惑| 欧美一级国产精品| av网站一区二区三区| 污片在线观看一区二区| 久久久久久久久久美女| 91九色02白丝porn| 国产专区欧美精品| 亚洲综合色视频| 久久久国产一区二区三区四区小说 | 综合久久国产九一剧情麻豆| 欧美福利电影网| 成人深夜福利app| 亚洲丰满少妇videoshd| 久久精品人人做人人爽人人| 欧美日韩在线免费视频| 国产乱码一区二区三区| 亚洲一二三专区| 久久久精品黄色| 91精品国产综合久久福利| 99久久国产综合精品色伊| 久久99日本精品| 亚洲午夜精品网| 国产精品色一区二区三区| 日韩三区在线观看|